加入星計(jì)劃,您可以享受以下權(quán)益:
開(kāi)放源碼軟件(open-source)是一個(gè)新名詞,它被定義為描述其源碼可以被公眾使用的軟件,并且此軟件的使用,修改和分發(fā)也不受許可證的限制。開(kāi)放源碼軟件通常是有copyright的,它的許可證可能包含這樣一些限制: 蓄意的保護(hù)它的開(kāi)放源碼狀態(tài),著者身份的公告,或者開(kāi)發(fā)的控制?!伴_(kāi)放源碼”正在被公眾利益軟件組織注冊(cè)為認(rèn)證標(biāo)記,這也是創(chuàng)立正式的開(kāi)放源碼定義的一種手段。開(kāi)放源碼軟件主要被散布在全世界的編程者隊(duì)伍所開(kāi)發(fā),但是同時(shí)一些大學(xué),政府機(jī)構(gòu)承包商,協(xié)會(huì)和商業(yè)公司也開(kāi)發(fā)它。源代碼開(kāi)放是信息技術(shù)發(fā)展引發(fā)網(wǎng)絡(luò)革命所帶來(lái)的面向未來(lái)以開(kāi)放創(chuàng)新、共同創(chuàng)新為特點(diǎn)的、以人為本的創(chuàng)新2.0模式在軟件行業(yè)的典型體現(xiàn)和生動(dòng)注解。開(kāi)放源碼軟件在歷史上曾經(jīng)與UNIX,Internet聯(lián)系的非常緊密。在這些系統(tǒng)中許多不同的硬件需要支持,而且源碼分發(fā)是實(shí)現(xiàn)交叉平臺(tái)可移植性的唯一實(shí)際可行的辦法。在DOS,Windows,
開(kāi)放源碼軟件(open-source)是一個(gè)新名詞,它被定義為描述其源碼可以被公眾使用的軟件,并且此軟件的使用,修改和分發(fā)也不受許可證的限制。開(kāi)放源碼軟件通常是有copyright的,它的許可證可能包含這樣一些限制: 蓄意的保護(hù)它的開(kāi)放源碼狀態(tài),著者身份的公告,或者開(kāi)發(fā)的控制?!伴_(kāi)放源碼”正在被公眾利益軟件組織注冊(cè)為認(rèn)證標(biāo)記,這也是創(chuàng)立正式的開(kāi)放源碼定義的一種手段。開(kāi)放源碼軟件主要被散布在全世界的編程者隊(duì)伍所開(kāi)發(fā),但是同時(shí)一些大學(xué),政府機(jī)構(gòu)承包商,協(xié)會(huì)和商業(yè)公司也開(kāi)發(fā)它。源代碼開(kāi)放是信息技術(shù)發(fā)展引發(fā)網(wǎng)絡(luò)革命所帶來(lái)的面向未來(lái)以開(kāi)放創(chuàng)新、共同創(chuàng)新為特點(diǎn)的、以人為本的創(chuàng)新2.0模式在軟件行業(yè)的典型體現(xiàn)和生動(dòng)注解。開(kāi)放源碼軟件在歷史上曾經(jīng)與UNIX,Internet聯(lián)系的非常緊密。在這些系統(tǒng)中許多不同的硬件需要支持,而且源碼分發(fā)是實(shí)現(xiàn)交叉平臺(tái)可移植性的唯一實(shí)際可行的辦法。在DOS,Windows,收起
查看更多FPGA 數(shù)碼管
基于FPGA的定時(shí)器設(shè)計(jì)Verilog代碼Quartus仿真FPGA verilog
9999秒以內(nèi)任意倒計(jì)時(shí)器,倒計(jì)完成有LED提示Verilog代碼ISE basys2開(kāi)發(fā)板無(wú)線通信 ble
CH9141藍(lán)牙串口透?jìng)鞣桨?,支持藍(lán)牙主機(jī)、從機(jī)和廣播模式FPGA verilog
30分鐘倒計(jì)時(shí)設(shè)計(jì)Verilog代碼Quartus仿真FPGA Quartus
出租車計(jì)價(jià)設(shè)計(jì)VHDL代碼Quartus仿真開(kāi)關(guān)電源 電源管理
RDR-734:8.4W開(kāi)放式框架電源,使用LinkSwitch-3,適用于家用電器開(kāi)關(guān)電源 AC-DC電源轉(zhuǎn)換器
RDR-648:150W功率因數(shù)校正(PFC)LLC電源,使用HiperPFS-4和HiperLCSFPGA verilog
1位全減器組成8位全減器設(shè)計(jì)Verilog代碼Quartus仿真FPGA verilog
堆棧寄存器設(shè)計(jì)Verilog代碼Quartus仿真c語(yǔ)言編程 windows
Windows下線程的競(jìng)爭(zhēng)與資源保護(hù)(win32-API)51單片機(jī) proteus仿真
基于51單片機(jī)的交通燈【簡(jiǎn)易,統(tǒng)一時(shí)間,調(diào)時(shí)】(仿真)FPGA verilog
多路彩燈控制器Verilog代碼Quartus仿真FPGA eda
單窗口排隊(duì)機(jī)電路設(shè)計(jì)VHDL代碼Quartus仿真51單片機(jī) proteus仿真
基于51單片機(jī)的車載防酒駕智能控制系統(tǒng)【酒精,溫度,點(diǎn)火,風(fēng)扇】(仿真)傳感器 觸摸芯片
四合一觸控演示版,集隔空、觸摸、滑條、旋鈕于一體FPGA verilog
16x16點(diǎn)陣滾動(dòng)顯示漢字可調(diào)整速度Verilog代碼Quartus仿真FPGA 控制器
基于VHDL語(yǔ)言的洗衣機(jī)控制器設(shè)計(jì)VHDL代碼Quartus仿真GPU 無(wú)線通信
MT8788(i500P)芯片規(guī)格參數(shù)_聯(lián)發(fā)科MTK8788安卓核心板/安卓主板解決方案FPGA verilog
一種數(shù)據(jù)通信系統(tǒng)設(shè)計(jì)Verilog代碼Quartus仿真開(kāi)關(guān)電源 電源管理
寬壓輸入SL3048 DC-DC轉(zhuǎn)換器:支持48V降12V 1A恒壓輸出FPGA verilog
警報(bào)控制電路設(shè)計(jì)Verilog代碼Quartus仿真FPGA verilog
8位流水燈設(shè)計(jì)Verilog代碼Quartus仿真電源管理 LED驅(qū)動(dòng)器
【awinic inside】艾為芯助力霍尼韋爾CK67,打造移動(dòng)計(jì)算“新旗艦”!FPGA verilog
單窗口排隊(duì)機(jī)電路Verilog代碼Quartus仿真FPGA verilog
電梯請(qǐng)求顯示系統(tǒng)Verilog代碼Quartus實(shí)驗(yàn)箱開(kāi)關(guān)電源 充電器
DER-665:10/18W QC 3.0 充電器,使用InnoSwitch3-CP芯片開(kāi)關(guān)電源 電源管理
DER-646:9W寬范圍,隔離反激式,帶開(kāi)關(guān)填谷電路,藍(lán)牙軌跡燈智能家居 藍(lán)牙
基于炬芯 ATS3031 多發(fā)多收單芯片 SoC 無(wú)線麥克風(fēng)方案FPGA verilog
LED 燈閃爍設(shè)置Verilog代碼Quartus仿真FPGA Quartus
漢字點(diǎn)陣顯示系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)VHDL代碼Quartus仿真