名稱:十字路口紅綠燈Verilog代碼Quartus仿真
軟件:Quartus
語(yǔ)言:Verilog
代碼功能:
使用硬件描述語(yǔ)言設(shè)計(jì)一個(gè)十字路口的紅綠燈控制電路,有東西方向,和南北方向兩組紅綠燈,每組的亮燈順序依次為“綠燈一黃燈一紅燈一綠燈環(huán)亮,其中綠燈亮燈時(shí)間為27s,黃燈亮燈時(shí)間為35,紅亮燈時(shí)間為30s.采用倒計(jì)時(shí)顯示剩余時(shí)間,使用數(shù)碼管動(dòng)態(tài)顯示。
二、程序設(shè)計(jì)具體要求:
1、使用 Verilog Hdl語(yǔ)言編寫
使用modelsim進(jìn)行仿真
FPGA代碼Verilog/VHDL代碼資源下載:www.hdlcode.com
演示視頻:
設(shè)計(jì)文檔:
1. 工程文件
2. 程序文件
頂層文件
分頻模塊
控制模塊
顯示模塊
3. 程序編譯(編譯報(bào)告)
4. RTL圖
狀態(tài)機(jī)狀態(tài)圖
5. Testbench(TB文件)
6. modelsim仿真圖
整體仿真圖
分頻模塊
控制模塊
數(shù)碼管顯示模塊
部分代碼展示:
module?traffic_light( input?clk,//50MMhz input?reset,//復(fù)位---- //led?1亮0滅 output?main_red,//主路燈 output?main_green,//主路燈-- output?main_yellow,//主路燈-- output?branch_red,//支路燈-- output?branch_green,//支路燈-- output?branch_yellow,//支路燈-- output?[3:0]?weixuan,//數(shù)碼管位選 output?[7:0]?duanxian//數(shù)碼管段選 ); ?wire?clk_1Hz; ?wire?[7:0]?main_data_out; ?wire?[7:0]?branch_data_out; ? wire?main_red_led;//主路燈 wire?main_green_led;//主路燈 wire?main_yellow_led;//主路燈 wire?branch_red_led;//支路燈 wire?branch_green_led;//支路燈 wire?branch_yellow_led;//支路燈 //led?0亮1滅 assign?main_red=main_red_led;//主路燈 assign?main_green=main_green_led;//主路燈 assign?main_yellow=main_yellow_led?;//主路燈 assign?branch_red=branch_red_led;//支路燈 assign?branch_green=branch_green_led;//支路燈 assign?branch_yellow=branch_yellow_led?;//支路燈? //定義路口個(gè)燈持續(xù)時(shí)間,修改此處時(shí)間 //主路綠燈+主路黃燈=支路紅燈時(shí)間 //支路綠燈+支路黃燈=主路紅燈時(shí)間 wire?[7:0]main_green_time; wire?[7:0]main_yellow_time; wire?[7:0]branch_green_time; wire?[7:0]branch_yellow_time; assign?main_green_time=8'd27;//主路綠燈時(shí)間設(shè)置為27秒 assign?main_yellow_time=8'd3;//主路黃燈時(shí)間設(shè)置為3秒 assign?branch_yellow_time=8'd3;//支路黃燈時(shí)間設(shè)置為3秒 assign?branch_green_time=8'd27;//主路綠燈時(shí)間設(shè)置為27秒 /////////////////////////////// reg?[7:0]?display_main; reg?[7:0]?display_branch;
點(diǎn)擊鏈接獲取代碼文件:http://www.hdlcode.com/index.php?m=home&c=View&a=index&aid=529